hth体育赞助
當前位置:首頁 > hth体育赞助 > 是德Keysight > 模塊 > U4164A邏輯分析儀(yi) 模塊
相關(guan) 文章ARTICLES
詳細介紹
品牌 | KEYSIGHT/美國是德 | 應用領域 | 綜合 |
---|
KEYSIGHT U4164A邏輯分析儀(yi) 擁有高達4Gb/s數據速率狀態模式、高達10GHz時序模式及400Mb深存儲(chu) 器,具有四倍采樣狀態模式和10GHz 1/4 通道時序兩(liang) 種模式,探測高數據速率信號(例如 DDR4、DDR5、LPDDR4 和 LPDDR5)所需的空間更少,U4164A的特性包括時序模式偏移校正控製、雙采樣狀態模式雙閾值、時鍾滯後控製(該特性可以調整狀態模式的噪聲靈敏度)以及業(ye) 界出色的存儲(chu) 器深度選件(400 Mb 全通道,800 Mb 半通道,1.6 Gb 1/4 通道)。
選件擁有高達 4 Gb/s 的狀態模式和 10 GHz 定時模式
Keysight U4164A 邏輯分析儀(yi) 係統將可靠的數據采集與(yu) 強大的分析和驗證工具相結合,幫助您充滿信心地快速驗證和調試高速數字設計,這些設計的運行速度可以高達 4 Gb/s。 U4164A 邏輯分析儀(yi) 模塊提供以下du特功能,幫助您執行測量並獲得其他邏輯分析儀(yi) 無法獲得的洞察力
U4164A 邏輯分析儀(yi) 模塊擁有兩(liang) 種工作模式:四倍采樣狀態模式和 10 GHz 1/4 通道時序模式。 使用四倍采樣狀態模式,可以從(cong) 每路輸入的單一探測點,在兩(liang) 個(ge) 獨立調節閾值上對 4 個(ge) 不同位置進行采樣。
四倍采樣狀態模式意味著探測高數據速率信號(例如 DDR4、DDR5、LPDDR4 和 LPDDR5)所需的空間更少,這些信號需要不同的采樣位置來讀取和寫(xie) 入數據,並為(wei) 大於(yu) 2.5 Gb/秒的數據速率分離上升沿/下降沿樣本。 四分之一通道(10 GHz)定時模式可以為(wei) 每個(ge) 輸入提供高達 1.6 Gb 的樣本。 除了新的工作模式外,U4164A 邏輯分析儀(yi) 模塊還擁有多項新特性,幫助高速數字和 DDR/LPDDR 存儲(chu) 器設計工程師加快係統啟動和調試速度。 U4164A的特性包括時序模式偏移校正控製、雙采樣狀態模式雙閾值、時鍾滯後控製(該特性可以調整狀態模式的噪聲靈敏度)以及業(ye) 界出色的存儲(chu) 器深度選件(400 Mb 全通道,800 Mb 半通道,1.6 Gb 1/4 通道)。
為(wei) 了從(cong) U4164A 跡線捕獲中獲得更深的洞察力,B4661A 存儲(chu) 器分析軟件提供了先進工具,利於(yu) 加速 DDR/2/3/4/5 和 LPDDR/1/2/3/4/5 測量的設置和配置;還提供各種已獲許可的選件,用於(yu) DDR/2/3/4/5、LPDDR/1/2/3/4/5 和 ONFi(開放式 NANAD 閃存接口)存儲(chu) 器分析和一致性驗證。
狀態速度模式選件的速率高達 4 Gb/s
使用四倍采樣狀態模式,可以從(cong) 單個(ge) 探測點的兩(liang) 個(ge) 不同閾值進行四個(ge) 采樣
狀態模式的時鍾滯後設置
高達 10 GHz 的全存儲(chu) 器深度時序模式
高達 400 Mb 的內(nei) 存深度選件(400 Mb 全通道時序、800 Mb ½ 通道時序、1.6 Gb ¼ 通道時序)
時序模式的偏移校正接口
眼圖掃描技術,掃描增量高達 5 ps x 5 mV
12.5 GHz,256K 深度定時縮放
Keysight U4164A邏輯分析儀(yi) 模塊
選項可達4 Gb/s狀態模式和10 GHz定時模式
產(chan) 品說明書(shu)
Keysight Technologies,Inc.U4164A邏輯分析儀(yi) 係統結合可靠的數據捕獲與(yu) 強大的分析和驗證工具,使您能夠快速和自信地驗證和調試高速數字設計在速度高達4 Gb/s。U4164A邏輯分析儀(yi) 模塊提供以下du特功能,使您能夠進行測量並達到其他邏輯分析儀(yi) 無法達到的洞察水平:
-四種樣本狀態模式提供四個(ge) 樣本,其閾值設置不同,從(cong) 單點觸摸連接到測試中的高速數據信號1
-雙采樣,雙閾值狀態模式
-時鍾滯後允許用戶定義(yi) 與(yu) 時鍾閾值有關(guan) 的滯後範圍
-10 GHz 1⁄4信道常規和過渡定時模式2
-軟件工具的時間去偏移
–400 Mb(樣本)內(nei) 存深度選項
-四個(ge) 速度選項,分別對應於(yu) 狀態時鍾速率、數據速率和定時模式采樣速率
應用程序
-對存儲(chu) 器係統和其他高速數字係統進行功能驗證,其工作頻率最高可達4 Gb/s
-在最高4 Gb/s的高速數字係統中調試硬件和軟件
-使用眼掃描或DDR眼掃描進行定性總線級信號完整性洞察
特點
-狀態捕獲量在68個(ge) 信道上最高可達4 Gb/s,在每個(ge) 模塊的136個(ge) 信道上有2.5Gb/s
-對小至100 ps乘以100 mV的眼睛開口進行可靠的數據采集
-12.5GHz定時變焦,256 K樣本存儲(chu) 器
-記憶深度可達400M樣本
-多種探測解決(jue) 方案,包括BGA、插座、中總線和飛行導線
-在使用Multiframe的係統中最多可容納10,880個(ge) 頻道
用戶價(jia) 值
-在信號眼開度小至100 ps乘100 mV的狀態測量中具有可靠性
-在幾分鍾內(nei) 快速查看設計中的所有公交車在各種運行條件下的信號完整性信息
-快速、輕鬆地設置複雜的DDR和LPDDR測量值
-350 MHz、700 MHz、1.4GHz和2.5GHz狀態速度選項:購買(mai) 您現在需要的狀態速度捕獲能力級別,並隨著狀態速度需求的增加而升級。U4164A具有2.5GHz狀態速度選項,可為(wei) DDR/LPDDR存儲(chu) 器係統捕捉最高速度(最高4 Gb/s)
-雙采樣狀態模式:為(wei) DDR/LPDDR讀/寫(xie) 捕獲設置單獨的采樣位置和閾值,以應對從(cong) 一個(ge) 探針點開始的數據速率小於(yu) 2500Mb/s
-四采樣狀態模式:為(wei) DDR/LPDDR讀/寫(xie) 和上升/下降邊緣捕獲設置單獨的采樣位置和閾值,以應對從(cong) 一個(ge) 探針點開始的數據速率大於(yu) 2500Mb/s
-時鍾滯後:當差動時鍾關(guan) 閉時,避免對嘈雜時鍾輸入進行誤采樣
-10 GHz四分之一信道常規和過渡定時模式:識別具有高樣本分辨率的深層跟蹤中的定時問題
-400 Mb(樣本)內(nei) 存深度選項:捕獲更多的係統活動,以便在症狀和根本原因在時間上被廣泛分離時,可以調試複雜的問題
四樣本狀態模式
四采樣狀態模式支持具有兩(liang) 個(ge) 不同閾值設置的四個(ge) 采樣,從(cong) 單點觸摸連接到測試中的高速數據信號。這導致在兩(liang) 個(ge) du特的閾值下產(chan) 生四個(ge) du特的樣本位置。單點觸控連接在高速數字係統上保留了探頭路由空間,並最大限度地減少了探頭負載。數據速率超過2.5Gb/s的 DDR4 和LP DDR4 探測是單點觸摸探測能夠使用四采樣模式捕獲讀寫(xie) DQ的高速跟蹤捕獲的例子。(數據)在不同閾值下具有上升和下降的邊緣采樣,用於(yu) 讀取和寫(xie) 入數據,以在高達4 Gb/s的數據速率下采樣、觸發和顯示 DDR4 和LP DDR4 。
在所有Pod上以四采樣狀態模式操作時,一個(ge) U4164A的信道數為(wei) 34個(ge) ,兩(liang) 個(ge) U4164A的信道為(wei) 68個(ge) ,或者三個(ge) U4164a模塊合並為(wei) 102個(ge) 。四采樣狀態模式僅(jin) 在U4164A選項-02G中可用。四采樣狀態模式可以基於(yu) 每個(ge) pod-pair來選擇,因此如果您隻有一個(ge) 需要四采樣模式的信號子集,那麽(me) 信道計數可以更高。
時鍾滯後
U4164A模塊具有du一無二的時鍾滯後特性,使用戶可以定義(yi) 有關(guan) 時鍾閾值的範圍。使用時鍾滯後的特性可使U4164A時鍾輸入處於(yu) 狀態模式,以避免對噪聲時鍾輸入進行錯誤采樣,當時鍾關(guan) 閉時,在 U4164A 的差分時鍾輸入端可能浮動至零伏特。時鍾滯差特性可改善從(cong) 差分時針輸入端關(guan) 閉並浮動至0伏特的係統中獲取的狀態模式。
時鍾滯後控製位於(yu) 時鍾閾值對話框中。“延遲啟動"複選框[x]是開啟/關(guan) 閉控件。還有一個(ge) 輸入端,用於(yu) 在0至1伏的閾值附近以毫伏為(wei) 單位設定滯後量。
利用您的邏輯分析器和範圍的強大洞察力
將邏輯分析器強大的觸發和協議分析與(yu) 範圍的信號完整性洞察相結合,解決(jue) 棘手的設計問題。Keysight View Scope允許您輕鬆地在Keysight邏輯分析儀(yi) 和示波器之間進行時間相關(guan) 測量。時間相關(guan) 邏輯分析儀(yi) 和示波器波形集成到單一邏輯分析儀(yi) 波形顯示器中,便於(yu) 查看和分析。您還可以從(cong) 邏輯分析儀(yi) 觸發示波器(反之亦然),並自動消除這兩(liang) 個(ge) 儀(yi) 器的偏差。查看範圍使您能夠更輕鬆、快速、有效地執行以下任務:
-驗證信號完整性
-追蹤信號完整性引起的問題
-驗證A/D和D/A轉換器的正確運行
-驗證設計的模擬部分和數字部分之間的正確邏輯和時間關(guan) 係
產(chan) 品谘詢